用D触发器怎样设计四分频?

2025-03-13 00:36:42
推荐回答(1个)
回答1:

用4个D触发器构成环形计数器,然后你会看懂如何构成七分频电路了;

将D触发器接成T'触发器,信号接clk,这就成二分频电路了。再接一级就是四分频电路。

另外七分频电路输出信号,如果不是一个窄脉冲,而是方波脉冲,还需要一个D触发器。

ps:

触发器(英语:Flip-flop, FF,台湾译作正反器),学名双稳态多谐振荡器(Bistable Multivibrator),是一种应用在数字电路上具有记忆功能的循序逻辑组件,可记录二进位制数字信号“1”和“0”。触发器是构成时序逻辑电路以及各种复杂数字系统的基本逻辑单元。触发器的线路图由逻辑门组合而成,其结构均由SR锁存器派生而来(广义的触发器包括锁存器)。触发器可以处理输入、输出信号和时钟频率之间的相互影响。