数字电路里的 译码器以及Rs触发器的输入低电平有效到底什么意思,求解答

2025-03-13 13:04:22
推荐回答(5个)
回答1:

低电平有效的意思是:在引脚上施加低电平的时候,这个功能触发了(当然要把引脚功能选择为对应的功能。)
例如某个具备C\T\S\功能的引脚,在引脚上施加低电平时,CTS功能被触发,CPU内部做出反应(好像是开始发送串口数据,具体要查CPU手册了)。施加高电平时没有反应。
再例如:74ls373的LE信号是高电平有效,加在LE上为高电平时,就可以把数据锁存,加低电平时就没有反应了。就是高电平的时候,锁存功能有效。
简单的说,低电平有效,就是施加低电平的时候,对应功能被触发(有效)。

回答2:

就是你想在哪根线输入信号就把哪根线的电平拉低。
比如在三八译码器的输入端a2a1a0三根线,输入111这个值,译码结果是8,于是相应的输出端的y7就输出低电平,其余线输出高电平。
又或者芯片的选通端,如果有空心的小圆圈(也就是取非得标志)就是表示低电平有效,此时只有当把这一段的电平拉低,芯片才处于选通状态,正常工作。

顺带:你投错区了

回答3:

数字电路里高电平为“1”、低电平为“0”,是说数字电路里的触发条件是高电平触发的就是高电平有效,触发条件是低电平触发的就是低电平有效,也就是说数字电路里译码器以及Rs触发器的输入端为0时电路被触发。

回答4:

输入信号可以是0低电平或1高电平,低电平有效表示触发器和译码器只会在输入信号=0时才作出应有动作,高电平时就无动作。

回答5:

对于引脚是低电平有效的,那么输入低电平或直接接GND就是有效电平。